Courses
Besides Tutorials, two intensive one-week courses will be organized to encourage hardware digital design skills on advance students and professionals. These courses will be lectured by recognized professionals and experts in the field of hardware design and programmable logic. Everyone is welcome to attend these courses by simply registering thorugh EDAS; however, due to the regional focus of this activity they will be in Spanish. As a result, all its details will be available in this language from now on.
Los cursos a dictarse son:
28/Mar - 1/Abr (20hs) |
4/Abr - 8/Abr (40hs) |
---|---|
Introducción al
|
Análisis, Diseño y Verificación
|
IMPORTANTE: La registración a los cursos es gratuita pero comporta la responsabilidad de asistir a los mismos ya que las vacantes son limitadas. La registración debe hacerse por curso a través del sistema EDAS. Aquellos participantes que no posean un usuario EDAS deberán crearlo para efectuar la registración.
Sitio de Inscripción: http://edas.info/r9279 (seleccionar el/los cursos donde se desea inscribir)
Fecha de inscripción: del Lunes 28/Febrero al 10/Marzo (vacantes limitadas)
Consultas: courses@splconf.org
Curso de Grado: Introducción al Diseño Digital Moderno
El curso introduce los conceptos fundamentales del diseño digital actual a través del lenguaje de descripción de hardware Verilog. A través de clases teórico-prácticas se analiza la implementación de operaciónes aritméticas en punto fijo con aplicaciones al procesamiento de señales en sistemas de comunicaciones.
Docentes: Ing. Pablo Cayuela - Ing. Federico Paredes
Duración: 20hs
Fechas y Horarios: Lunes 28/Marzo al Viernes 1/Abril - De 10 a 17hs
Lugar: FCEFyN-UNC, Ciudad Universitaria Córdoba
Curso de Postgrado: Análisis, Diseño y Verificación en Lógica Programable (40hs)
El objetivo principal del curso es promover en los estudiantes habilidades para analizar, desarrollar y verificar un proyecto sobre lógica programable empleando las últimas técnicas, herramientas y lenguajes disponibles a la fecha. Este curso también servirá para la incorporación de recursos metodológicos de gran importancia que capacitarán a los asistentes para introducirse en el mundo de la lógica programable y las FPGAs (Field Programmable Gate Array).
Docentes: Dr. Eduardo Boemo - Dr. Gustavo Sutter - Dr. Elías Todorovich
Duración: 40hs
Fechas y Horarios: Lunes 4/Abril al Viernes 8/Abril - De 8:00 a 17:30hs
Lugar: FCEFyN-UNC, Ciudad Universitaria Córdoba